# I. Introduction

 Dans un circuit combinatoire l'état des sorties est uniquement fonction de l'état des variables d'entée. Cet état reste stable tant que l'état des variables d'entée n'est pas modifié.

La sortie d'un circuit combinatoire est une fonction booléenne de ses entrées

# Objectif de TP

- ✓ Apprendre les circuits combinatoires arithmétiques
- ✓ Apprendre la structure de quelques circuits combinatoires souvent utilisés.
- ✓ Apprendre comment utiliser des circuits combinatoires pour concevoir d'autres circuits plus complexes
- ✓ réaliser des opérations arithmétiques de base (addition, comparaison, soustraction,..), et cela avec l'implantation dans le digital traîner

# Et pour ce TP on utilise :

- Logique simulateur Crocodile Physic
- ✓ Symboles du logiciel :

| Port            | Symboles |
|-----------------|----------|
| Entrées logique | □        |
| Sorties logique | •••      |
| AND             |          |
| XOR             | <b>—</b> |
| OR              | <b>—</b> |
| NOT             | <b>-</b> |

### 1. Comparateurs

Le comparateur est un circuit arithmétique permettant de comparer deux nombres binaires A et B. A et B doivent avoir la même longueur (nombre de bits). On cherche à savoir Si A > B, A < B ou A = B. On comprend donc que le circuit répond à une question à trois choix.

# O Réalisation d'un comparateur de 2 nombres de 1 bit (a, b) :

Soit 2 entrées a et b, et 3 sorties  $\{S_0, S_1, S_2\}$ .

$$Avec: \begin{cases} S_0 = 1, & Si \ a = b \\ S_1 = 1, & Si \ a > b \\ S_2 = 1, & Si \ a < b \end{cases}$$

On peut dresser la table de vérité de ce circuit. On a 2 entées alors est possibilité  $\{2^2\}$  des résultats, résumé on table ci-dessous.

| а | b | $S_0$ | $S_1$ | $S_2$ |
|---|---|-------|-------|-------|
| 0 | 0 | 1     | 0     | 0     |
| 0 | 1 | 0     | 0     | 1     |
| 1 | 0 | 0     | 1     | 0     |
| 1 | 1 | 1     | 0     | 0     |

A partir cette table de vérité on peut déduire les expressions de ces circuits logique :

$$\begin{cases} S_0 = \overline{a \oplus b} = \overline{a\overline{b}} + \overline{a}b = \overline{S_1 + S_2} \\ S_1 = a \overline{b} \\ S_2 = \overline{a} b \end{cases}$$

### \* Schéma de circuit comparateur :



Figure\_1 Schéma de circuit logique comparateur 2 bits

### • Réalisation d'un Comparateur de 2 nombres de 2 bit (A, B) :



1<sup>ere</sup>. On a quelques conditions en ce circuit

$$Soit \ \begin{cases} A = \ a_0 \ , a_1 \\ B = \ b_0 \ , b_1 \end{cases}. \quad Est \ \begin{cases} S_0 = 1, \quad Si \ A = B \\ S_1 = 1, \quad Si \ a_1 > b_1 \ ou \ a_1 = b_1 \ et \ a_0 > b_0 \\ S_2 = 1, \quad Si \ a_1 < b_1 \ ou \ a_1 = b_1 \ et \ a_0 < b_0 \end{cases}$$

### On va dresser la table de vérité

| A     | 4     | 1     | В     | $S_1$ | $S_2$ | $S_0$ |
|-------|-------|-------|-------|-------|-------|-------|
| $a_0$ | $a_1$ | $b_0$ | $b_1$ |       |       |       |
| 0     | 0     | 0     | 0     | 0     | 0     | 1     |
| 0     | 0     | 0     | 1     | 0     | 1     | 0     |
| 0     | 0     | 1     | 0     | 0     | 1     | 0     |
| 0     | 0     | 1     | 1     | 0     | 1     | 0     |
| 0     | 1     | 0     | 0     | 1     | 0     | 0     |
| 0     | 1     | 0     | 1     | 0     | 0     | 1     |
| 0     | 1     | 1     | 0     | 1     | 0     | 0     |
| 0     | 1     | 1     | 1     | 0     | 1     | 0     |
| 1     | 0     | 0     | 0     | 1     | 0     | 0     |
| 1     | 0     | 0     | 1     | 0     | 1     | 0     |
| 1     | 0     | 1     | 0     | 0     | 0     | 1     |
| 1     | 0     | 1     | 1     | 0     | 1     | 0     |
| 1     | 1     | 0     | 0     | 1     | 0     | 0     |
| 1     | 1     | 0     | 1     | 1     | 0     | 0     |
| 1     | 1     | 1     | 0     | 1     | 0     | 0     |
| 1     | 1     | 1     | 1     | 0     | 0     | 1     |

### • Donc on peut déduire les expressions logiques

$$S_1 (A > B): \begin{cases} a_1 > b_1 \\ ou \\ a_0 > b_0 \text{ et } a_1 = b_1 \end{cases} \quad danc \text{ soit la fonction } : S_1 = a_1 \overline{b}_1 + (\overline{a_1 \oplus b_1}) (\overline{b_0} \ a_0)$$

$$S_2 (A < B): \begin{cases} a_1 < b_1 \\ ou \\ a_0 < b_0 \text{ et } a_1 = b_1 \end{cases} On, a la fonction : S_2 = b_1 \overline{a}_1 + (\overline{a_1 \oplus b_1})(\overline{a_0} b_0)$$

$$S_0 (A = B): \begin{cases} a_1 = b_1 \\ et \\ a_0 = b_0 \end{cases}$$
 On a soit la fonction  $: S_0 = (\overline{a_1 \oplus b_1})(\overline{a_0 \oplus b_0})$ 

• Alors le schéma logigramme de ce circuit sera en la figure 2 ci-dessous :



.Figure\_2 Schéma de circuit logique comparateur 2 mots 2 bits

## 2. Additionner:

Un additionneur est un circuit capable de faire l'addition de deux nombre de n bits. Une addition génère deux résultats : la somme et la retenue

Commençons par demi-additionner.

## • <u>Demi-additionner</u>

Ce circuit, qui permettrait d'effectuer l'addition des deux bits de plus bas poids est appelé demi-additionneur.

# • Réalisation d'un Demi additionneur de 2 nombres de 1 bit (a, b)



✓ Ecrivons la table de vérité de celui-ci :

| $a_0$ | $b_0$ | S | R |
|-------|-------|---|---|
| 0     | 0     | 0 | 0 |
| 0     | 1     | 1 | 0 |
| 1     | 0     | 1 | 0 |
| 1     | 1     | 1 | 1 |

✓ On déduire alors les expressions du {S, R}

$$\begin{cases} S = \overline{a_0} b_0 + a_0 \overline{b_0} = a_0 \oplus b_0 \\ R = a_0 b_0 \end{cases}$$

Ce qui peut être réalisé par le circuit schématisé sur le logigramme de la figure\_3 celui-ci :



Figure 3. Schéma de circuit semi-additionner

• <u>Réalisation d'un additionneur de 2 bits de même poids en tenant compte de la retenue précédente.</u>



✓ Ecrivons la table de vérité de celui-ci :

| $A_i$ | $B_i$ | $R_{i-1}$ | $S_i$ | $R_i$ |
|-------|-------|-----------|-------|-------|
| 0     | 0     | 0         | 0     | 0     |
| 0     | 0     | 1         | 1     | 0     |
| 0     | 1     | 0         | 1     | 0     |
| 0     | 1     | 1         | 0     | 1     |
| 1     | 0     | 0         | 1     | 0     |
| 1     | 0     | 1         | 0     | 1     |
| 1     | 1     | 0         | 0     | 1     |
| 1     | 1     | 1         | 1     | 1     |

Il y a deux méthodes pour obtenir les équations de ce circuit

Alors l'expression de la somme  $S_i$  est :

$$\begin{split} S_{i} &= \overline{A}_{i}.\overline{B}_{i}.R_{i-1} + \overline{A}_{i}.B_{i}.\overline{R}_{i-1} + A_{i}.\overline{B}_{i}.\overline{R}_{i-1} + A_{i}.B_{i}.R_{i-1} \\ &= \overline{A}_{i} \cdot (B_{i} \cdot \overline{R}_{i-1} + \overline{B}_{i} \cdot R_{i-1}) + A_{i} \cdot (\overline{B}_{i} \cdot \overline{R}_{i-1} + B_{i} \cdot R_{i-1}) \\ &= \overline{A}_{i}.(B_{i} \oplus R_{i-1}) + A_{i}.(\overline{B}_{i} \oplus R_{i-1}) = A_{i} \oplus B_{i} \oplus R_{i-1} \end{split}$$

Et l'expression de la retenue  $R_i$ :

$$\begin{aligned} R_i &= \overline{A}_i . B_i . R_{i-1} + A_i . \overline{B}_i . R_{i-1} + A_i . B_i . \overline{R}_{i-1} + A_i . B_i . \overline{R}_{i-1} \\ &= \left( \overline{A}_i . B_i + A_i . \overline{B}_i \right) R_{i-1} + A_i . B_i = \left( A_i \oplus B_i \right) R_{i-1} + A_i . B_i \end{aligned}$$

## ✓ <u>Méthode II</u>

✓ Tables de Karnough :

Pour  $S_i$ :

| $R_{i-1}$ $A_i B_i$ | 00 | 01 | 11 | 10 |
|---------------------|----|----|----|----|
| 0                   | 0  | 1  | 0  | 1  |
| 1                   | 1  | 0  | 1  | 0  |
|                     |    |    |    |    |

Pour  $R_i$ :

| $R_{i-1}$ $A_i B_i$ | 00 | 01 | 11 | 10 |
|---------------------|----|----|----|----|
| 0                   | 0  | 0  | 1  | 0  |
| 1                   | 0  | 1  | 1  | 1  |

Alors on a directement après simplification les fonctions suivant :

$$S_i = A_i \oplus B_i \oplus R_{i-1} \quad . \quad R_i = a_i b_i + R_{i-1} (a_i \oplus b_i)$$

# ✓ logigramme

Maintenu peut réaliser logigramme de circuit additionneur-élémentaire en la figure\_4 :



Figure\_4 .schéma de circuit additionné élémentaire

## 3. Le Soustracteur

Il n'y a pas de circuit soustracteur dans un processeur parce que l'on peut implémenter la soustraction à l'aide de l'additionneur avec des modifications mineures. Pour ce faire, on exploite les propriétés du complément à 2 et le fait que le bit de poids faible de l'additionneur n'a pas de retenue d'entrée

## O Réalisation d'un Demi-soustracteur de deux bits :



✓ Ecrivons la table de vérité de celui-ci

| $b_0$ | $a_0$ | D | R |  |
|-------|-------|---|---|--|
| 0     | 0     | 0 | 0 |  |
| 0     | 1     | 1 | 1 |  |
| 1     | 0     | 1 | 0 |  |
| 1     | 1     | 0 | 0 |  |

✓ Alors on peut facilement déduire l'équation du cette circuit :

$$\begin{cases}
D = \overline{a_0} \cdot b_0 + a_0 \overline{b_0} = a_0 \oplus b_0 \\
R = a_0 \overline{b_0}
\end{cases}$$

Ce qui peut être réalisé par le circuit schématisé sur le logigramme de figure\_5 cidessous :



Figure\_5.schéma de circuit ½ soustracteur

• <u>Réalisation d'un soustracteur de deux mots de même poids en tenant compte de la retenue précédente :</u>



✓ Table de vérité

1<sup>ere</sup> Ecrivons la table de vérité de celui-ci :

| $C_{i-1}$ | $b_i$ | $a_i$ | $D_i$ | $C_i$ |
|-----------|-------|-------|-------|-------|
| 0         | 0     | 0     | 0     | 0     |
| 0         | 0     | 1     | 1     | 0     |
| 0         | 1     | 0     | 1     | 1     |
| 0         | 1     | 1     | 0     | 0     |
| 1         | 0     | 0     | 1     | 1     |
| 1         | 0     | 1     | 0     | 0     |
| 1         | 1     | 0     | 0     | 1     |
| 1         | 1     | 1     | 1     | 1     |

# ✓ Les équations :

$$\begin{cases} D_i = (a_i \oplus b_i) \oplus C_{i-1} \\ C_i = \overline{a}_i \cdot b_i + C_{i-1} (\overline{a}_i + b_i) \end{cases}$$

✓ le logigramme de circuit dans la figure\_6 :



Figure\_6 schéma de circuit soustracteur élémentaire

## 4. Le circuit V.A:

✓ Table de vérité : soit les entrées  $\langle A, B, C \rangle$  et les sorties  $\langle L1, L2 \rangle$ 

Comme nous avons vu et essayé dans laboratoire, nous obtenu le table suivant :

| A | В | С | $L_1$ | $L_2$ |
|---|---|---|-------|-------|
| 0 | 0 | 0 | 0     | 0     |
| 0 | 0 | 1 | 1     | 0     |
| 0 | 1 | 0 | 1     | 0     |
| 0 | 1 | 1 | 0     | 1     |
| 1 | 0 | 0 | 1     | 0     |
| 1 | 0 | 1 | 0     | 1     |
| 1 | 1 | 0 | 0     | 1     |
| 1 | 1 | 1 | 1     | 1     |

On remarque que est le même table de circuit additionner-élémentaire.

# Alors le rôle de ce circuit V.A est le même de circuit additionner-élémentaire.

✓ <u>Réaliser un circuit capable de faire la somme de 2 mots de pois 2 bits avec 2 circuits</u> V.A :

Soit 2 mots  $\langle A\ et\ B \rangle$  de pois 2 bits.  $\begin{cases} a_0\ a_1 \\ b_0\ b_1 \end{cases}$ . Et en utilisons 2 circuit logique V.A pour ça .comme le schéma dans la figure suivant :



Figure\_7.schéma de 2 circuits logique V.A

### 5. Travail théorique

✓ Additionner de 2 mots avec 3 bits :

Un additionneur sur 3 bits est un circuit qui permet de faire l'addition de deux nombres

A et B de 3 bits chacun : 
$$\begin{cases} A = A_0 A_1 A_2 \\ B = B_0 B_1 B_2 \end{cases}$$

Et bien sûr en plus il tient en compte de la retenu entrante.

Alors on ici 6 entrées plus retenu donc on a 7 entrées en total.

Et en sorties on va avoir le résultat sur 3 bits ainsi que la retenu '4 bits de sorties'

### Alors on an un circuit de 7 entrées et 4 sorties.

Pour obtenir l'équation de ce circuit en peut utiliser autre facile méthode (pas table de vérité par ce que on a  $2^7 = 128$  !!!)

Il faut trouver une solution plus facile et plus efficace pour concevoir ce circuit.

#### Solution

Lorsque on fait l'addition en binaire, on additionne bit par bit en commençant à partir du poids fiable (LSB) et à chaque fois on propage la retenue sortante au bit du rang supérieur

L'addition sur un bit peut se faire par un additionneur complet sur 1 bit.

Et à partir des Additionneurs Complets ou bien élémentaire (AC), il Est facile d'effectuer l'ajout de deux de

Nombres binaires à n bits. Comme le Montre le montage de la méthode ci-Dessous



# ✓ Circuit d'implantation du additionner 2 mots de 3 bits



figure\_8

Exemple utilisé:

$$A = 1 \ 0 \ 0, B = 1 \ 0 \ 1$$

$$S=A+B=1\ 0\ 0\ 1\ \ dans\ ce\ case\ R_3\ =S_3\ ''bit\ N^4''$$

Nous remarquant que il y a 3 additionner ou bien {V. A} dans ce circuit donc en peut obtenir un additionner de 2 mots de 3 bits avec 2 VA circuit.

# ✓ Soustracteur de 2 mots avec 3 bits :

Dans ce circuit en peut utiliser la même méthode d'additionner et simplement en va obtenir le circuit dans la figure\_9 ci-dessous :



Figure\_9

Exemple utilisé:

$$A = 1 \ 0 \ 0, \quad B = 0 \ 1 \ 1, \quad S = A - B. \quad S = 0 \ 0 \ 1$$